Suponha que um processador sem pipeline, com uma duração de ciclo de 49ns, esteja dividido em 6 estágios com latências de 1, 5, 6, 3 e 4 ns. Se a latência do latch for de 4ns qual é a duração do ciclo?
Respostas
respondido por:
0
A duração de ciclo é de 40 ns.
O estágio de pipeline mais longo demora 7 ns. Somando o atraso de latch de 1 ns a este estágio, que tem uma duração de 8 ns.
Considerando que existam 5 estágios de pipeline, a latência total é de 8 x 5 = 40 ns.
A duração de um ciclo em um processador com pipeline é dependente dos seguintes fatores: duração do ciclo da parte que não tem pipeline; número de estágios do pipeline; latência do latches e homogeneidade da lógica.
Bons estudos!
Perguntas similares
6 anos atrás
6 anos atrás
6 anos atrás
8 anos atrás
9 anos atrás
9 anos atrás