Um flip-flop JK está no estado de inversão da saída quando suas entradas são:
a.
começar estilo tamanho matemático 14px espaço J igual a 1 vírgula espaço espaço K igual a 0 espaço fim do estilo
b.
começar estilo tamanho matemático 14px J igual a K igual a 0 fim do estilo
c.
começar estilo tamanho matemático 14px J igual a K igual a 1 fim do estilo
d.
J igual a 0 vírgula espaço K igual a X
e.
começar estilo tamanho matemático 14px espaço J igual a 0 vírgula espaço espaço K igual a 1 espaço fim do estilo
Considere o circuito a seguir formado por duas portas NAND.
O estado instável desse circuito corresponde às entradas:
a.
abre parênteses X vírgula espaço Y fecha parênteses igual a abre parênteses 0 vírgula espaço 0 fecha parênteses
b.
abre parênteses X vírgula espaço Y fecha parênteses igual a abre parênteses 0 vírgula espaço 1 fecha parênteses
c.
Não há estado instável nesse circuito.
d.
abre parênteses X vírgula espaço Y fecha parênteses igual a abre parênteses 1 vírgula espaço 1 fecha parênteses
e.
abre parênteses X vírgula espaço Y fecha parênteses igual a abre parênteses 1 vírgula espaço 0 fecha parênteses
Considere os seguintes Flip-Flops tipo D.
Suponha que em t igual a 0 as saídas dos 4 Flip-Flops tipo D da figura estejam em nível lógico baixo abre parênteses Q com 3 subscrito vírgula espaço Q com 2 subscrito vírgula espaço Q com 1 subscrito vírgula espaço Q com 0 subscrito fecha parênteses igual a abre parênteses 0 vírgula espaço 0 vírgula espaço 0 vírgula espaço 0 fecha parênteses. Após cinco ciclos de relógio completos, qual é o valor de abre parênteses Q com 3 subscrito vírgula espaço Q com 2 subscrito vírgula espaço Q com 1 subscrito vírgula espaço Q com 0 subscrito fecha parênteses?
a.
abre parênteses Q com 3 subscrito vírgula espaço Q com 2 subscrito vírgula espaço Q com 1 subscrito vírgula espaço Q com 0 subscrito fecha parênteses igual a abre parênteses 0 vírgula espaço 0 vírgula espaço 0 vírgula espaço 0 fecha parênteses
b.
abre parênteses Q com 3 subscrito vírgula espaço Q com 2 subscrito vírgula espaço Q com 1 subscrito vírgula espaço Q com 0 subscrito fecha parênteses igual a abre parênteses 1 vírgula espaço 1 vírgula espaço 1 vírgula espaço 0 fecha parênteses
c.
abre parênteses Q com 3 subscrito vírgula espaço Q com 2 subscrito vírgula espaço Q com 1 subscrito vírgula espaço Q com 0 subscrito fecha parênteses igual a abre parênteses 0 vírgula espaço 0 vírgula espaço 0 vírgula espaço 1 fecha parênteses
d.
abre parênteses Q com 3 subscrito vírgula espaço Q com 2 subscrito vírgula espaço Q com 1 subscrito vírgula espaço Q com 0 subscrito fecha parênteses igual a abre parênteses 1 vírgula espaço 1 vírgula espaço 1 vírgula espaço 1 fecha parênteses
e.
abre parênteses Q com 3 subscrito vírgula espaço Q com 2 subscrito vírgula espaço Q com 1 subscrito vírgula espaço Q com 0 subscrito fecha parênteses igual a abre parênteses 1 vírgula espaço 0 vírgula espaço 0 vírgula espaço 0 fecha parênteses
Considere o seguinte multiplexador:
Determine o dispositivo básico de armazenamento implementado pelo multiplexador, relacionando suas entradas abre parênteses X vírgula espaço Y fecha parênteses com as entradas do dispositivo em questão.
a.
Flip-Flop J-K, em que X igual a J espaço e espaço Y igual a K.
b.
Flip-Flop S-R, em que X igual a S espaço e espaço Y igual a R.
c.
Latch S-R, em que X igual a S espaço e espaço Y igual a R.
d.
Latch D, em que D igual a espaço X espaço mais espaço Y.
e.
Latch D, em que D igual a X Y.
Respostas
Resposta:
Um flip-flop JK está no estado de inversão da saída quando suas entradas são:
RESPOSTA: j=k=1
Considere o circuito a seguir formado por duas portas NAND.
O estado instável desse circuito corresponde às entradas:
RESPOSTA: (X, Y) = (0, 0)
Considere os seguintes Flip-Flops tipo D.
Suponha que em t igual a 0 as saídas dos 4 Flip-Flops tipo D da figura estejam em nível lógico baixo (Q3, Q2, Q1, Q0)=(0, 0, 0, 0). Após cinco ciclos de relógio completos, qual é o valor de (Q3, Q2, Q1, Q0)?
RESPOSTA: (1, 1, 1, 0)
Considere o seguinte multiplexador:
Determine o dispositivo básico de armazenamento implementado pelo multiplexador, relacionando suas entradas (X, Y) com as entradas do dispositivo em questão.
RESPOSTA: Latch S-R, em que X=S e Y=R
Explicação: 10/10